国产在线精品一区二区观看-丰满妇女一区二区三区四区-国产精品黄色在线观看一区二区-久久久久久久午夜精品va

上海 江蘇 浙江 安徽 PCB培訓(xùn) 郵箱登陸 聯(lián)系我們
緯亞聯(lián)系電話:0512-57933566
EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用服務(wù)

聯(lián)系我們

昆山緯亞PCB生產(chǎn)基地聯(lián)系方式
昆山緯亞智能科技有限公司

公司地址:昆山市周市鎮(zhèn)宋家港路259號(hào)
公司電話Tel:0512-50139595
電子郵件Email: steven@pcbvia.com

首頁(yè)  新聞動(dòng)態(tài)  企業(yè)新聞EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用

EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用

發(fā)布時(shí)間:2011-11-10 00:00:00 分類:企業(yè)新聞

摘 要:EDA技術(shù)是現(xiàn)代電子設(shè)計(jì)技術(shù)的核心,它在現(xiàn)代集成電路設(shè)計(jì)中占據(jù)重要地位。隨著深亞微米與超深亞微米技術(shù)的迅速發(fā)展,F(xiàn)PGA設(shè)計(jì)越來(lái)越多地采用基于VHDL的設(shè)計(jì)方法及先進(jìn)的EDA工具。本文詳細(xì)闡述了EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用。

關(guān)鍵詞:電子設(shè)計(jì)自動(dòng)化;現(xiàn)場(chǎng)可編程門陣列;復(fù)雜可編程邏輯器件;專用集成電路;知識(shí)產(chǎn)權(quán);甚高速集成電路硬件描述語(yǔ)言

引言

---21世紀(jì)是電子信息產(chǎn)業(yè)主導(dǎo)的知識(shí)經(jīng)濟(jì)時(shí)代,信息領(lǐng)域正在發(fā)生一場(chǎng)巨大變革,其先導(dǎo)力量和決定性因素正是微電子集成電路。硅片技術(shù)的日益成熟,特別是深亞微米(DSM,Deep Sub-Micron)和超深亞微米(VDSM,Very Deep Sub-Micron)技術(shù),極大促進(jìn)了集成電路產(chǎn)業(yè)的快速發(fā)展。

---集成電路發(fā)展經(jīng)歷了電路集成、功能集成、技術(shù)集成,直至今天基于計(jì)算機(jī)軟硬件的知識(shí)集成,這標(biāo)志著傳統(tǒng)電子系統(tǒng)已全面進(jìn)入現(xiàn)代電子系統(tǒng)階段,這也被譽(yù)為進(jìn)入3G時(shí)代,即單片集成度達(dá)到1G個(gè)晶體管、器件工作速度達(dá)到1GHz、數(shù)據(jù)傳輸速率達(dá)到1Gbps。

---EDA(Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)技術(shù)基于計(jì)算機(jī)輔助設(shè)計(jì),它融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理技術(shù)、智能化技術(shù)的新成果,以實(shí)現(xiàn)電子產(chǎn)品的自動(dòng)設(shè)計(jì)。EDA是現(xiàn)代電子設(shè)計(jì)技術(shù)的核心,在現(xiàn)代集成電路設(shè)計(jì)中占據(jù)重要地位。FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)作為可編程邏輯器件的典型代表,它的出現(xiàn)及日益完善適應(yīng)了當(dāng)今時(shí)代的數(shù)字化發(fā)展浪潮,它正廣泛應(yīng)用在現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)中。

EDA技術(shù)與FPGA原理

1.EDA技術(shù)特征

---EDA是電子設(shè)計(jì)領(lǐng)域的一場(chǎng)革命,它源于計(jì)算機(jī)輔助設(shè)計(jì)(CAD,Computer Aided Design)、計(jì)算機(jī)輔助制造(CAM,Computer Aided Made)、計(jì)算機(jī)輔助測(cè)試(CAT,Computer Aided Test)和計(jì)算機(jī)輔助工程(CAE,Computer Aided Engineering)。利用EDA工具,電子設(shè)計(jì)師從概念、算法、協(xié)議開始設(shè)計(jì)電子系統(tǒng),從電路設(shè)計(jì)、性能分析直到IC版圖或PCB版圖生成的全過(guò)程均可在計(jì)算機(jī)上自動(dòng)完成。

---EDA代表了當(dāng)今電子設(shè)計(jì)技術(shù)的新發(fā)展方向,其基本特征是設(shè)計(jì)人員以計(jì)算機(jī)為工具,按照自頂向下的設(shè)計(jì)方法,對(duì)整個(gè)系統(tǒng)進(jìn)行方案設(shè)計(jì)和功能劃分,由硬件描述語(yǔ)言完成系統(tǒng)行為級(jí)設(shè)計(jì),利用先進(jìn)的開發(fā)工具自動(dòng)完成邏輯編譯、化簡(jiǎn)、分割、綜合、優(yōu)化、布局布線(PAR,Place And Route)、仿真及特定目標(biāo)芯片的適配編譯和編程下載,這被稱為數(shù)字邏輯電路的高層次設(shè)計(jì)方法。

---作為現(xiàn)代電子系統(tǒng)設(shè)計(jì)的主導(dǎo)技術(shù),EDA具有兩個(gè)明顯特征:即并行工程(Concurrent Engineering)設(shè)計(jì)和自頂向下(Top-down)設(shè)計(jì)。其基本思想是從系統(tǒng)總體要求出發(fā),分為行為描述(Behaviour Description)、寄存器傳輸級(jí)(RTL,Register Transfer Level)描述、邏輯綜合(Logic Synthesis)三個(gè)層次,將設(shè)計(jì)內(nèi)容逐步細(xì)化,后完成整體設(shè)計(jì),這是一種全新的設(shè)計(jì)思想與設(shè)計(jì)理念。

2.FPGA原理

---今天,數(shù)字電子系統(tǒng)的設(shè)計(jì)方法及設(shè)計(jì)手段都發(fā)生了根本性變化,正由分立數(shù)字電路向可編程邏輯器件(PLD,Programmable Logic Device)及專用集成電路(ASIC,Application Specific Integrated Circuit)轉(zhuǎn)變。FPGA與CPLD(Programmable Logic Device,復(fù)雜可編程邏輯器件)都屬于PLD的范疇,它們?cè)诂F(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)中正占據(jù)越來(lái)越重要的地位。

---FPGA是由用戶編程來(lái)實(shí)現(xiàn)所需邏輯功能的數(shù)字集成電路,它不僅具有設(shè)計(jì)靈活、性能高、速度快等優(yōu)勢(shì),而且上市周期短、成本低廉。FPGA設(shè)計(jì)與ASIC前端設(shè)計(jì)十分類似,在半導(dǎo)體領(lǐng)域中FPGA應(yīng)用日益普及,已成為集成電路中具活力和前途的產(chǎn)業(yè)。同時(shí),隨著設(shè)計(jì)技術(shù)和制造工藝的完善,器件性能、集成度、工作頻率等指標(biāo)不斷提升,F(xiàn)PGA已越來(lái)越多地成為系統(tǒng)級(jí)芯片設(shè)計(jì)的首選。

---FPGA由PAL(可編程陣列邏輯)、GAL(通用陣列邏輯)發(fā)展而來(lái),其基本設(shè)計(jì)思想是借助于EDA開發(fā)工具,用原理圖、狀態(tài)機(jī)、布爾表達(dá)式、硬件描述語(yǔ)言等方法進(jìn)行系統(tǒng)功能及算法描述,設(shè)計(jì)實(shí)現(xiàn)并生成編程文件,后通過(guò)編程器或下載電纜用目標(biāo)器件來(lái)實(shí)現(xiàn)。

---FPGA器件采用邏輯單元陣列(LCA,Logic Cell Array)結(jié)構(gòu)、SDRAM工藝,其中LCA由三類可編程單元組成。

---(1)可配置邏輯塊(CLB,Configurable Logic Block):被稱為核心陣列,是實(shí)現(xiàn)自定義邏輯功能的基本單元,散布于整個(gè)芯片;

---(2)輸入/輸出模塊(IOB,Input/Output Block):排列于芯片四周,為內(nèi)部邏輯與器件封裝引腳之間提供可編程接口;

---(3)可編程互連資源(PI,Programmable Interconnect):包括不同長(zhǎng)度的連線線段及連接開關(guān),其功能是將各個(gè)可編程邏輯塊或I/O塊連接起來(lái)以構(gòu)成特定電路。

---全球生產(chǎn)FPGA的廠家很多,但影響力大的是Xilinx公司和Altera公司,世界上一片F(xiàn)PGA是在20世紀(jì)80年代中期Xilinx公司率先推出的。不同廠家生產(chǎn)的FPGA在可編程邏輯塊的規(guī)模、內(nèi)部互連線結(jié)構(gòu)及所采用的可編程元件上存在較大差異,實(shí)際使用時(shí)應(yīng)注意區(qū)分。

FPGA設(shè)計(jì)應(yīng)用及優(yōu)化策略

1.FPGA設(shè)計(jì)層次分析

---FPGA設(shè)計(jì)包括描述層次及描述領(lǐng)域兩方面內(nèi)容。通常設(shè)計(jì)描述分為6個(gè)抽象層次,從高到低依次為:系統(tǒng)層、算法層、寄存器傳輸層、邏輯層、電路層和版圖層。對(duì)每一層又分別有三種不同領(lǐng)域的描述:行為域描述、結(jié)構(gòu)域描述和物理域描述。

---系統(tǒng)層是系統(tǒng)高層次的抽象描述,針對(duì)于電子系統(tǒng)整體性能。算法層又稱為行為層,它是在系統(tǒng)級(jí)性能分析和結(jié)構(gòu)劃分后對(duì)每個(gè)模塊的功能描述。算法層所描述的功能、行為終要用數(shù)字電路來(lái)實(shí)現(xiàn)。而數(shù)字電路本質(zhì)上可視為由寄存器和組合邏輯電路組成,其中寄存器負(fù)責(zé)信號(hào)存儲(chǔ),組合邏輯電路負(fù)責(zé)信號(hào)傳輸。寄存器傳輸層描述正是從信號(hào)存儲(chǔ)、傳輸?shù)慕嵌热ッ枋稣麄€(gè)系統(tǒng)。寄存器和組合邏輯本質(zhì)上是由邏輯門構(gòu)成,邏輯層正是從邏輯門組合及連接角度去描述整個(gè)系統(tǒng)。

---FPGA各個(gè)描述層次及綜合技術(shù)關(guān)系如圖1所示。傳統(tǒng)的綜合工具是將寄存器傳輸級(jí)(RTL)的描述轉(zhuǎn)化為門級(jí)描述。隨著以行為設(shè)計(jì)為主要標(biāo)志的新一代系統(tǒng)設(shè)計(jì)理論的不斷成熟,能夠?qū)⑾到y(tǒng)行為級(jí)描述轉(zhuǎn)化為RTL描述的高層次綜合技術(shù)不斷涌現(xiàn)。

---作為現(xiàn)代集成電路設(shè)計(jì)的重點(diǎn)與熱點(diǎn),F(xiàn)PGA設(shè)計(jì)一般采用自頂向下、由粗到細(xì)、逐步求精的方法。設(shè)計(jì)頂層是指系統(tǒng)的整體要求,下層是指具體的邏輯電路實(shí)現(xiàn)。自頂向下是將數(shù)字系統(tǒng)的整體逐步分解為各個(gè)子系統(tǒng)和模塊,若子系統(tǒng)規(guī)模較大則進(jìn)一步分解為更小的子系統(tǒng)和模塊,層層分解,直至整個(gè)系統(tǒng)中各子模塊關(guān)系合理、便于設(shè)計(jì)實(shí)現(xiàn)為止。

2.VHDL在FPGA設(shè)計(jì)中的應(yīng)用

---集成電路設(shè)計(jì)規(guī)模及復(fù)雜度不斷增大,用傳統(tǒng)原理圖方法進(jìn)行系統(tǒng)級(jí)芯片設(shè)計(jì)已不能滿足設(shè)計(jì)要求,而硬件描述語(yǔ)言(HDL,Hardware Description Language)在進(jìn)行大規(guī)模數(shù)字系統(tǒng)設(shè)計(jì)時(shí)具有諸多優(yōu)勢(shì),因此利用硬件描述語(yǔ)言進(jìn)行系統(tǒng)行為級(jí)設(shè)計(jì)已成為FPGA與ASIC設(shè)計(jì)的主流。目前流行、具代表性的硬件描述語(yǔ)言是美防部(DOD)開發(fā)的VHDL(VHSIC Hardware Description Language)和GDA(Gateway Design Automation)公司開發(fā)的Verilog HDL。

---VHSIC代表Very High Speed Integrated Circuit,因此VHDL即甚高速集成電路硬件描述語(yǔ)言。VHDL語(yǔ)法嚴(yán)格,1987年即成為IEEE標(biāo)準(zhǔn),即IEEE STD 1076-1987,1993年進(jìn)一步修訂成為IEEE STD 1076-1993。

---VHDL作為IEEE標(biāo)準(zhǔn),已得到眾多EDA公司支持,其主要優(yōu)點(diǎn)有:

● 描述能力強(qiáng),支持系統(tǒng)行為級(jí)、寄存器傳輸級(jí)和門級(jí)三個(gè)層次設(shè)計(jì)

● 可讀性好、移植性強(qiáng),其源文件既是程序又是文檔,便于復(fù)用和交流;

● 支持自頂向下的設(shè)計(jì)和基于庫(kù)(Library-based)的設(shè)計(jì);

● 支持同步、異步及隨機(jī)電路的設(shè)計(jì);

● 與工藝無(wú)關(guān),生命周期長(zhǎng)。

---VHDL語(yǔ)言主要應(yīng)用在行為層和寄存器傳輸層,這兩層可充分發(fā)揮出VHDL面向高層的優(yōu)勢(shì)。利用VHDL實(shí)現(xiàn)數(shù)字電路的實(shí)質(zhì)是利用綜合工具將高層次描述轉(zhuǎn)化為低層次門級(jí)描述,其中綜合可分為三個(gè)層次:高層次綜合(High-Level Synthesis)、邏輯綜合(Logic Synthesis)和版圖綜合(Layout Synthesis)。

3.基于VHDL的FPGA系統(tǒng)行為級(jí)設(shè)計(jì)

---基于VHDL的FPGA設(shè)計(jì)基本流程及詳細(xì)流程分別如圖2和圖3所示,具體包括以下重要環(huán)節(jié):設(shè)計(jì)輸入(Design Entry)、設(shè)計(jì)綜合(Design Synthesis)、設(shè)計(jì)約束(Design Constraints)、設(shè)計(jì)實(shí)現(xiàn)(Design Implement)、設(shè)計(jì)仿真(Design Simulation)和器件編程(Device Programming)。

---設(shè)計(jì)輸入主要采用HDL(硬件描述語(yǔ)言)、ECS(Engineering Schematic Capture,原理圖編輯器)和FSM(Finite State Machine,有限狀態(tài)機(jī));

---設(shè)計(jì)綜合就是依據(jù)邏輯設(shè)計(jì)描述和約束條件,利用開發(fā)工具進(jìn)行優(yōu)化處理,將HDL文件轉(zhuǎn)變?yōu)橛布娐穼?shí)現(xiàn)方案,其實(shí)質(zhì)就是優(yōu)化設(shè)計(jì)目標(biāo)的過(guò)程;

---設(shè)計(jì)約束主要包括設(shè)計(jì)規(guī)則約束、時(shí)間約束、面積約束三種,通常時(shí)間約束的優(yōu)先級(jí)高于面積約束;

---設(shè)計(jì)實(shí)現(xiàn)對(duì)于FPGA分為編譯規(guī)劃、布局布線(PAR,Place And Route)、程序比特流文件產(chǎn)生;對(duì)于CPLD則是編譯、配置、比特流文件產(chǎn)生;

---設(shè)計(jì)仿真分為功能仿真和時(shí)序時(shí)延仿真。功能仿真在設(shè)計(jì)輸入之后、綜合之前進(jìn)行,只進(jìn)行功能驗(yàn)證,又稱為前仿真。時(shí)序時(shí)延仿真在綜合和布局布線之后進(jìn)行,能夠得到目標(biāo)器件的詳細(xì)時(shí)序時(shí)延信息,又稱為后仿真;

---器件編程是指在功能仿真與時(shí)序時(shí)延仿真正確的前提下,將綜合后形成的位流編程下載到具體的FPGA/CPLD芯片中,又稱芯片配置。FPGA/CPLD編程下載通??墒褂肑TAG編程器、PROM文件格式器和硬件調(diào)試器三種方式,其中JTAG(Joint Test Action Group,聯(lián)合測(cè)試行動(dòng)組)是工業(yè)標(biāo)準(zhǔn)的IEEE 1149.1邊界掃描測(cè)試的訪問(wèn)接口,用作編程功能可省去專用的編程接口,減少系統(tǒng)引出線,有利于各可編程邏輯器件編程接口的統(tǒng)一,因此應(yīng)用廣泛。

4.FPGA設(shè)計(jì)優(yōu)化及方案改進(jìn)

---在FPGA設(shè)計(jì)中,必須首先明確HDL源代碼編寫非常重要;不同綜合工具包含的綜合子集不同致使有些HDL語(yǔ)句在某些綜合工具中不能綜合;同一邏輯功能可用不同HDL語(yǔ)句進(jìn)行描述,但占用資源卻可能差別很大。同時(shí)應(yīng)當(dāng)深刻理解并發(fā)性是硬件描述語(yǔ)言與普通高級(jí)語(yǔ)言的根本區(qū)別,因而設(shè)計(jì)硬件電路不能受傳統(tǒng)順序執(zhí)行思維的束縛。

---此外,我們應(yīng)當(dāng)清楚速度優(yōu)化與面積優(yōu)化在FPGA設(shè)計(jì)中占有重要地位。對(duì)于大多數(shù)數(shù)字系統(tǒng)設(shè)計(jì)而言,速度常常是一要求,但FPGA結(jié)構(gòu)特性、綜合工具性能、系統(tǒng)電路構(gòu)成、PCB制版情況及HDL代碼表述都會(huì)對(duì)工作速度產(chǎn)生重要影響。我們通過(guò)在電路結(jié)構(gòu)設(shè)計(jì)中采用流水線設(shè)計(jì)、寄存器配平、關(guān)鍵路徑法可以進(jìn)行速度優(yōu)化。

---(1)流水線設(shè)計(jì)

---流水線(Pipelining)技術(shù)在速度優(yōu)化中相當(dāng)流行,它能顯著提高系統(tǒng)設(shè)計(jì)的運(yùn)行速度上限,在現(xiàn)代微處理器、數(shù)字信號(hào)處理器、MCU單片機(jī)、高速數(shù)字系統(tǒng)設(shè)計(jì)中都離不開流水線技術(shù)。圖4與圖5是流水線設(shè)計(jì)的典型圖示,其中圖4未使用流水線設(shè)計(jì),圖5采用了2級(jí)流水線設(shè)計(jì),在設(shè)計(jì)中將延時(shí)較大的組合邏輯塊切割成兩塊延時(shí)大致相等的組合邏輯塊,并在這兩個(gè)邏輯塊中插入了觸發(fā)器,即滿足以下關(guān)系式:Ta=T1+T2,T1≈T2。通過(guò)分析可知,圖4中Fmax≈1/Ta;圖5中流水線1級(jí)高工作頻率Fmax1≈1/T1,流水線2級(jí)高工作頻率Fmax2≈1/T2≈1/T1,總設(shè)計(jì)高頻率為Fmax≈Fmax1≈Fmax2≈1/T1,因此圖5設(shè)計(jì)速度較圖4提升了近一倍。流水線工作原理可用圖6表示。

---(2)寄存器配平(Register Balancing)

---寄存器配平是通過(guò)配平寄存器之間的組合延時(shí)邏輯塊來(lái)實(shí)現(xiàn)速度優(yōu)化,如圖7、圖8所示。圖7中兩個(gè)組合邏輯塊延時(shí)差別過(guò)大,導(dǎo)致設(shè)計(jì)總體工作頻率Fmax取決于T1,即大的延時(shí)模塊,從而使設(shè)計(jì)整體性能受限。通過(guò)對(duì)圖7設(shè)計(jì)進(jìn)行改進(jìn),將延時(shí)較大的組合邏輯1的部分邏輯轉(zhuǎn)移到組合邏輯2中,成為圖8結(jié)構(gòu),以減小延時(shí)T1,使t1≈t2,且滿足T1+T2=t1+t2。寄存器配平后的圖8結(jié)構(gòu)中Fmax≈1/t1>1/T1,從而提高了設(shè)計(jì)速度。

---(3)關(guān)鍵路徑法

---關(guān)鍵路徑是指設(shè)計(jì)中從輸入到輸出經(jīng)過(guò)的延時(shí)長(zhǎng)的邏輯路徑,優(yōu)化關(guān)鍵路徑是提高設(shè)計(jì)工作速度的有效方法。圖9中Td1>Td2,Td1>Td3,關(guān)鍵路徑為延時(shí)Td1的模塊,由于從輸入到輸出的延時(shí)取決于延時(shí)長(zhǎng)路徑,而與其他延時(shí)較小的路徑無(wú)關(guān),因此減少Td1則能改善輸入到輸出的總延時(shí)。

---在優(yōu)化設(shè)計(jì)過(guò)程中關(guān)鍵路徑法可反復(fù)使用,直到不可能減少關(guān)鍵路徑延時(shí)為止。許多EDA開發(fā)工具都提供時(shí)序分析器可以幫助找到延時(shí)長(zhǎng)的關(guān)鍵路徑,以便設(shè)計(jì)者改進(jìn)設(shè)計(jì)。對(duì)于結(jié)構(gòu)固定的設(shè)計(jì),關(guān)鍵路徑法是進(jìn)行速度優(yōu)化的首選方法,可與其他方法配合使用。

---在FPGA設(shè)計(jì)中,面積優(yōu)化實(shí)質(zhì)上就是資源利用優(yōu)化,面積優(yōu)化有多種實(shí)現(xiàn)方法,諸如資源共享、邏輯優(yōu)化、串行化,其中資源共享使用較多,下面舉例說(shuō)明。

---在利用FPGA設(shè)計(jì)數(shù)字系統(tǒng)時(shí)經(jīng)常遇到同一模塊需要反復(fù)被調(diào)用,例如多位乘法器、快速進(jìn)位加法器等算術(shù)模塊,它們占用芯片資源很多,使系統(tǒng)成本及器件功耗大幅上升,因而使用資源共享技術(shù)能夠顯著優(yōu)化資源。圖10和圖11是資源共享的一個(gè)典型實(shí)例,由圖可見(jiàn)使用資源共享技術(shù)節(jié)省了一個(gè)多位乘法器,從而達(dá)到減少資源消耗、優(yōu)化面積的目的。

---后針對(duì)FPGA的設(shè)計(jì)實(shí)現(xiàn)提出一些改進(jìn)方案,F(xiàn)PGA實(shí)現(xiàn)分為編譯規(guī)劃、布局布線(PAR,Place And Route)、程序比特流文件生成三個(gè)階段,當(dāng)設(shè)計(jì)不滿足性能指標(biāo)或不能完全布線時(shí),可進(jìn)行以下改進(jìn)工作:

● 使用定時(shí)約束(Timing Constraints);

● 增大布局布線級(jí)別(PAR Effort);

● 對(duì)關(guān)鍵通路(Critical Paths)的數(shù)字邏輯重新設(shè)計(jì);

● 運(yùn)行重布線(Re-entrant Routing);

● 運(yùn)行MPPR(Multi-Pass Place & Route,多通路布局布線);

● 運(yùn)行平面布局(Floorplan)查看布局圖及連通性。

---下面重點(diǎn)介紹Re-entrant Routing與MPPR,它們都可改進(jìn)布局布線結(jié)果,提高系統(tǒng)性能。其中Re-entrant Routing是指已運(yùn)行過(guò)PAR后再次運(yùn)行PAR,但跳過(guò)布局過(guò)程直接進(jìn)行布線,如圖12所示。MPPR則是根據(jù)不同功耗表(Cost tables)來(lái)運(yùn)行PAR多次,通過(guò)對(duì)每一個(gè)PAR迭代評(píng)分來(lái)確定好路徑并保留,其中評(píng)分依據(jù)是未布線的連線個(gè)數(shù)、連線延遲與時(shí)序約束,如圖13所示。

結(jié)束語(yǔ)

---當(dāng)今社會(huì),集成電路產(chǎn)業(yè)已成為高技術(shù)產(chǎn)業(yè)群的核心戰(zhàn)略產(chǎn)業(yè),已逐漸演化為設(shè)計(jì)、制造、封裝、測(cè)試協(xié)調(diào)發(fā)展的產(chǎn)業(yè)結(jié)構(gòu),它正進(jìn)入以知識(shí)產(chǎn)權(quán)為創(chuàng)新核心的新時(shí)期。這標(biāo)志著集成電路產(chǎn)業(yè)的競(jìng)爭(zhēng)已由技術(shù)競(jìng)爭(zhēng)、資本競(jìng)爭(zhēng)進(jìn)入到智力和知識(shí)產(chǎn)權(quán)競(jìng)爭(zhēng)的高級(jí)階段。

---FPGA在集成電路設(shè)計(jì)應(yīng)用中占有重要地位,現(xiàn)場(chǎng)可編程性是FPGA突出的優(yōu)點(diǎn)。用戶通過(guò)利用強(qiáng)大的開發(fā)工具,能在短時(shí)間內(nèi)對(duì)FPGA內(nèi)部邏輯進(jìn)行反復(fù)設(shè)計(jì)及修改,直至滿意為止,這大大縮短了產(chǎn)品設(shè)計(jì)開發(fā)周期,提高了終產(chǎn)品性能。因而FPGA以其獨(dú)有的技術(shù)優(yōu)勢(shì)在電子設(shè)計(jì)領(lǐng)域得到越來(lái)越廣泛的應(yīng)用。隨著科學(xué)發(fā)展及工藝進(jìn)步,作為重中之重的集成電路設(shè)計(jì)業(yè)必將遇到更大的挑戰(zhàn)及發(fā)展機(jī)遇。
 

來(lái)源:EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用

瀏覽"EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用"的人還關(guān)注了

版權(quán)所有:昆山緯亞電子科技有限公司      技術(shù)支持:李麟